QUI SOMMES-NOUS ?
Situé sur le campus de l’École polytechnique, au cœur du pôle scientifique et technologique d’envergure mondiale de Paris-Saclay, le site de Palaiseau regroupe les activités de Thales Research & Technology (TRT), le centre de recherche du Groupe, et de ThereSIS (THALES European REsearch center for Security & Information Systems) au service des activités mondiales du Groupe. Grâce à une politique de partenariat proactive avec le monde académique et un réseau international d’entreprises innovantes, nos équipes de recherche de TRT développent des technologies de rupture et celles de ThereSIS sont dédiées à la sécurisation des systèmes d’information, à l’ingénierie des systèmes complexes et aux technologies innovantes de la transformation numérique afin d’obtenir rapidement des résultats répondant à des demandes opérationnelles concrètes.
Dans ce cadre nous recherchons un :
STAGE - Intégration d’une interface VGA/HDMI
à une architecture RISC-V pour FPGA (F/H)Basé à Palaiseau (91)
QUI ETES-VOUS ?
Vous vous reconnaissez ? Alors découvrez vite vos futures missions :)
CE QUE NOUS POUVONS ACCOMPLIR ENSEMBLE :
Situé au sein du centre de recherche Thales Research & Technology de Palaiseau, le Laboratoire Calcul Haute Performance (LCHP) s’intéresse au développement de solutions innovantes pour des applications embarquées.
Il bénéficie d’une expertise aussi bien au niveau logiciel (programmation parallèle, outil de prototypage rapide et virtuel) que matériel (architectures hétérogènes, systèmes sur puce) le rendant apte à répondre aux différents besoins du Groupe Thales.
Depuis quelques années, Thales investit dans les processeurs basés sur RISC-V et l’open-source hardware. Thales est membre de RISC-V International qui spécifie le jeu d’instructions RISC-V et membre fondateur de l’OpenHW Group qui développe et diffuse en open-source des coeurs de processeur RISC-V et les piles logicielles correspondantes.
Au sein de l’OpenHW Group, Thales est un contributeur majeur sur les développements du cœur de processeur CVA6
(https://github.com/openhwgroup/cva6) qui est un processeur applicatif 32/64 bits RISC-V capable d’exécuter Linux et pouvant cibler à la fois des cibles ASIC et FPGA.
Dans ce contexte, Thales développe et optimise une version du processeur CVA6 « soft-core » capable d’exécuter Linux et compatible avec de multiples cibles FPGA telles que Xilinx, Microchip ou Intel.
L’objectif de votre stage vise à intégrer à l’architecture RISC-V existante, une interface graphique VGA/HDMI afin d’offrir de nouvelles capacités applicatives et obtenir un démonstrateur FPGA plus percutant de la technologie RISC-V CVA6.
Cette étude portera sur un FPGA.
Dans ce contexte, vos missions seront les suivantes :
Tous nos stages sont conventionnés et soumis à une gratification dont le montant est déterminé selon votre niveau d’études.
Innovation, passion, ambition : rejoignez Thales et créez le monde de demain, dès aujourd’hui.
Ces entreprises recrutent aussi au poste de “Développement de logiciels et de sites Web”.